В технической литературе, пресс-релизах, а также в предварительных анонсах разработчиков и производителей нередко используются кодовые наименования процессоров и их архитектур. Однако после официального объявления эти же изделия становятся известны уже под другими именами. При этом из маркетинговых соображений процессорам, созданным по разной технологии и имеющим отличия в архитектуре своих ядер, часто присваиваются одинаковые имена. Такое положение вещей дезорганизует не только начинающих пользователей, но нередко и специалистов.
Ниже представлена попытка классификации и расшифровки фирменных (торговых марок) и кодовых имен процессоров, а также их ядер с приведением кратких характеристик. В качестве основы использована статья www.ixbt.com/cpu/codenames.html с добавлением материалов, опубликованных на сайтах и в фирменной документации производителей.
В приведенных данных могут содержаться отдельные неточности, которые будут учтены и исправлены в будущих версиях этой и аналогичных статей.
Intel
Pentium первые процессоры семейства P5 (март 1993 г.). Тогда Intel, чтобы не повторить ошибки с i486 (суд отклонил иск к AMD по поводу названия), решила дать своему изделию имя, которое впоследствии стало нарицательным. Первое поколение Pentium носило кодовое имя P5, а также i80501, напряжение питания было 5 В, расположение выводов "матрица", тактовые частоты 60 и 66 МГц, технология изготовления 0,80-микронная, частота шины равна частоте ядра. Выпускались в конструктиве под Socket 4.
Развитием этого семейства стал P54, он же i80502, напряжение питания ядра было снижено с 5 В до 3,3 В, расположение выводов "шахматная матрица", технология 0,50 мкм, а затем 0,35 мкм. Тактовая частота ядра 75-200 МГц, шины 50, 60, 66 МГц. Объем кэш-памяти L1 16Кбайт. Впервые она была разделена 8 Кбайт на данные и 8 Кбайт на инструкции. Разъем Socket 7. Архитектура IA32, набор команд не менялся со времен процессоров i386.
Pentium MMX (P55, январь 1997 г.) стали следующими процессорами фирмы Intel. Добавился новый набор из 57 команд MMX. Технология 0,35 мкм. Напряжение питания ядра уменьшилось до 2,8 В. Процессоры потребовали изменения в архитектуре материнских плат, так как двойное электропитание потребовало установки дополнительного стабилизатора напряжения. Объем кэш-памяти L1 был увеличен в два раза и составил 32 Кбайта. Внутренняя тактовая частота 166-233 МГц, частота шины 66 МГц. Рассчитаны на Socket 7. Стали последними в линейке процессоров Pentium для компьютеров Desktop.
Tillamook кодовое наименование ядра процессоров Pentium, созданных в январе 1997 г. Предназначены для применения в портативных компьютерах. Технология 0,25 мкм. Отличаются пониженным напряжением ядра и рассеиваемой мощности. Кэш-память L1 32 Кбайта, набор команд MMX. Тактовые частоты от 133 до 266+ МГц с частотой шины 60-66 МГц. Тип упаковки TCP и MMC. Существуют переходники для установки Tillamook в гнездо Super 7.
Pentium Pro первые процессоры шестого поколения, выпущенные в ноябре 1995 г. Впервые применена кэш-память L2, объединенная в одном корпусе с ядром и работающая на частоте ядра процессора. Процессоры имели очень высокую себестоимость изготовления. Выпускались сначала по технологии 0,50 мкм, а затем по 0,35 мкм, что позволило увеличить объем кэш-памяти L2 с 256 до 512, 1024 и 2048 Кбайт. Тактовая частота от 150 до 200 МГц. Частота шины 60 и 66 МГц. Кэш-память L1 16 Кбайт. Разъем Socket 8. Поддерживали все инструкции процессоров Pentium, а также ряд новых инструкций (cmov, fcomi и т.д.). В архитектуру была введена двойная независимая шина (DIB). В дальнейшем все новшества унаследовали Pentium II. Архитектура Pentium Pro значительно опередила свое время.
Pentium II/III семейство P6/6x86, первые представители появились в мае 1997 г. Семейство этих процессоров объединяет под общим именем процессоры, предназначенные для разных сегментов рынка: Pentium II (Klamath, Deschutes, Katmai) для массового рынка ПК среднего уровня, Celeron (Covington, Mendocino, Dixon и т.д.) для недорогих компьютеров, Xeon (Xeon, Tanner, Cascades и т.д.) для высокопроизводительных серверов и рабочих станций. Имеет модификации для Slot 1, Slot 2, Socket 370, а также соответствующие варианты для мобильных компьютеров.
Klamath наименование ядра первых процессоров линейки Pentium II (январь 1997 г.). Технология 0,35 мкм. Тактовые частоты ядра 233-300 МГц. Частота шины 66 МГц, кэш-память L1 32 Кбайт, кэш-память L2 512 Кбайт. Последняя для снижения стоимости процессора размещена на процессорной плате и работает на половине частоты ядра процессора. Дополнен MMX-блоком. Питание ядра 2,8 В, конструктив картридж SECC, разъем Slot 1.
Deschutes наименование ядра (январь 1998 г.) процессоров линейки Pentium II, сменившего Klamath. Технология 0,25 мкм, питание ядра 2,0 В. Тактовая частота 266-450+ МГц, частота шины 66, 100 МГц, кэш-память L1 32 Кбайта, кэш-память L2, размещенная на плате процессора, 512 Кбайт. Разъем Slot 1. Конструктив картридж SECC, который в старших моделях был сменен на SECC2 (кэш с одной стороны от ядра, а не с двух, как в стандартном Deschutes; измененное крепление кулера).
Tonga одно из кодовых наименований мобильных процессоров Pentium II Mobile Pentium II. Построен на 0,25 мкм ядре Deschutes. Впервые появился в апреле 1998 г. Тактовая частота ядра 233-300+ МГц, шины 66 МГц. Выпускался в конструктиве Mini Cartridge Connector и Mobile Module Connector 1 и 2 (MMC-1 и 2).
Katmai наименование ядра (сентябрь 1999 г.) процессоров Pentium III, пришедшего на смену Deschutes. Добавлен блок SSE (Streaming SIMD Extensions), расширен набор команд MMX, усовершенствован механизм потокового доступа к памяти. Техпроцесс 0,25 мкм, тактовая частота 450-600 МГц, кэш-память L2, размещенная на процессорной плате, 512 Кбайт. Разъем Slot 1. Частота шины 100 МГц, но в связи с задержкой Coppermine были выпущены модели 533 и 600 МГц, рассчитанные на частоту шины процессора 133 МГц.
Celeron семейство процессоров, ориентированных на массовый рынок недорогих компьютеров. В это семейство входят модели, созданные на основе архитектур Covington, Mendocino, Dixon, Coppermine. Впервые появились в апреле 1998 года. Выпускались вначале для Slot 1, в дальнейшем для Socket 370.
Covington первые варианты процессоров (апрель 1998 г.) линейки Celeron. Построены на ядре Deschutes. Технология 0,25 мкм. Тактовая частота 266-300 МГц, частота шины 66 МГц, кэш L1 32 Кбайта. Для уменьшения себестоимости процессоры выпускались без кэш-памяти второго уровня и защитного картриджа. Питание ядра 2,0 В. Интерфейс облегченный Slot 1, конструктив SEPP (Single Edge Pin Package). Процессоры характеризовались сравнительно низкой производительностью, но, благодаря отсутствию кэш-памяти L2, отличались высокой устойчивостью работы в режимах разгона.
Mendocino наименование ядра (август 1998 г.) процессоров линейки Celeron. Имеет кэш-память L2 объемом 128 Кбайт, интегрированную в кристалл процессора и работающую на частоте ядра, благодаря чему обеспечивается высокая производительность. Тактовая частота 300-533 МГц, частота шины 66 МГц. Учитывая, что на рынке уже существовал процессор с частотой 300 МГц, первая модель процессора, созданная на основе ядра Mendocino и имевшая ту же частоту, получила наименование Celeron 300A. Технология 0,25 мкм. Питание ядра 2.0 В. Первоначальный форм-фактор Slot 1 (300-433 МГц) постепенно был вытеснен Socket 370 (300-533 МГц).
Dixon наименование ядра, а также кодовое имя процессоров, ориентированных на применение в портативных компьютерах. Технология 0,25 мкм, в дальнейшем 0,18 мкм. Объем кэш-памяти первого уровня 32 Кбайта. Как и в Mendocino, кэш-память L2 расположена на чипе, однако ее объем увеличен до 256 Кбайт. Тактовая частота 300-500 МГц, частота шины 66 МГц. Официальная классификация мобильные процессоры Pentium II.
Coppermine наименование ядра процессоров Pentium III и Celeron. Технология 0,18 мкм. Характеризуется наличием интегрированных на чипах процессоров 256 Кбайт кэш-памяти L2 для Pentium III и 128 Кбайт для Celeron. Частота от 533 МГц и выше. Наряду с FSB100 МГц версиями Pentium III выпущены и варианты FSB133 МГц. Последние процессоры, рассчитанные на Slot 1, постепенно были вытеснены изделиями в конструктиве FC-PGA 370, рассчитанными на разъем Socket 370. Частота шины для процессоров Celeron 66 МГц, а начиная с модели Celeron 800 100 МГц. Напряжение питания ядра от 1,5 В до 1,7 В.
Coppermine T наименование ядра процессоров Pentium III и Celeron. Является переходной ступенью от ядра архитектуры Coppermine к ядру архитектуры Tualatin. Создан по технологии 0,18 мкм. Ориентирован на работу с чипсетами, поддерживающими процессоры с ядром Tualatin.
Tualatin-256K кодовое наименование ядра и процессоров Socket 370 Pentium III, сделанных по 0,13 мкм техпроцессу. Это последние Pentium III. Отличаются от Coppermine более совершенными архитектурой и технологией производства. Характеризуются пониженным напряжением питания и меньшим энергопотреблением. Рабочая частота моделей для Desktop с FSB 100 МГц 1,0, 1,1 ГГц, а с FSB 133 МГц 1,13 ГГц и выше.
Tualatin-512K кодовое наименование ядра и процессоров. Содержит ядро Tualatin, но имеет 512 Кбайт кэш-памяти L2. Процессоры предназначены исключительно для мобильных устройств, соответствующие версии для Desktop не запланированы, чтобы не конкурировать с Pentium 4. В архитектуре процессоров, созданных на основе ядра Tualatin-512K, осуществлена поддержка технологий энергосбережения. Стандартное напряжение ядра 1,4 В и ниже. На конец 2001 г. запланирован выпуск нового поколения на ядре Tualatin с FSB 100/133 МГц для экономичных моделей мини- и субноутбуков.
Tualatin-512K DP кодовое наименование ядра и процессоров для серверов и рабочих станций. Выпуск первых моделей с рабочей частотой 1,13 ГГц и 1,26 ГГц запланирован на вторую половину 2001 г.
Pentium III-M мобильные процессоры нового поколения, изготовленные с использованием 0,13-микронного технологического процесса. Имеют новые средства управления энергопотреблением SpeedStep, Deeper Sleep и т.п. Стандартное напряжение ядра 1,4 В и ниже.
Pentium III-S процессоры с ядром Tualatin, технология 0,13 мкм, кэш L2 512 Кбайт, рабочие частоты с 1,13 ГГц. Предназначены для двухпроцессорных конфигураций.
Timna кодовое наименование процессоров, созданных на основе ядра Coppermine с кэш-памятью L2 128 Кбайт, интегрированными на чипе графическим ядром и контроллером оперативной памяти. Ориентированы на сверхдешевые PC и телеприставки. Выпуск отменен фирмой Intel вследствие бесперспективности изделия.
Banias кодовое наименование процессоров, архитектура которых сходна с Timna. В чип интегрированы вычислительное ядро процессора, графическое ядро, а также северный мост чипсета. В отличие от Timna поддержка RDRAM не предусматривается. Предполагается, что кроме версии со стандартным питанием будут выпущены варианты Low Voltage и Ultra Low Voltage.
Разработка проекта Banias ведется в израильском Intel Israel Design Center, начало массового производства процессора намечено на конец 2002 года – начало 2003 года. В основу ядра нового процессора Banias положена модифицированная архитектура Pentium III, но без гиперконвейерной организации, присущей процессорам Pentium 4. Процессоры Banias будут выпускаться в модификациях, присущих нынешним классам мобильных процессоров от Intel, а именно Pentium III/Low-Voltage Pentium III/Ultra-Low-Voltage Pentium III. Для уменьшения потребляемой процессором энергии разрабатывается специальная технология внутрипроцессорных соединений MicroOps Fusion. Первые чипы будут иметь тактовую частоту начиная с той, на которой, скорее всего, остановятся мобильные Tualatin-M - 1,4 ГГц. Впрочем, экономичный процессор найдет место и в серверах, где проблема потребления энергии и тепловыделения также занимает не последнее место.
Как подчеркнул руководитель проекта Banias, перед командой поставлено три главных цели: уменьшение размеров транзисторов для снижения потребляемой энергии, разработка эффективной технологии повышения тактовой частоты без существенного увеличения потребляемой энергии, разработка эффективной технологии работы с командами процессора.
Xeon официальное наименование линейки процессоров, ориентированных на использование в составе мощных серверов и рабочих станций.
Первые варианты были построены на ядре Deschutes. Являются заменой процессоров Pentium Pro. Технология 0,25 мкм. Процессорный разъем Slot 2. Процессоры этого типа способны работать в мультипроцессорных конфигурациях. Кэш-память L2 имеет объем 512, 1024, 2048 Кбайт, что во многом определяет высокую стоимость и тепловыделение.
В процессе совершенствования технологии осуществлен выпуск разных моделей процессоров Intel Pentium III Xeon на основе ядра Coppermine с постепенным переходом на архитектуру Tualatin.
Первые модели на архитектуре Tualatin: Intel Pentium III Xeon DP (DP double processor) напряжение на ядре 1,10-1,15 В, техпроцесс 0,13 мкм, 512 Кбайт L2, 133 МГц FSB, чипсеты ServerWorks HE-SL и ServerWorks LE-3; Intel Pentium III Xeon MP (MP multiprocessor) 1 Мбайт L3 на кристалле для 8-процессорных систем и 512 Кбайт L3 на кристалле для 4-процессорных систем, 1,60 ГГц и выше.
Серверные варианты процессоров, построенных на основе архитектуры Pentium 4 с ядром Foster, получили наименование Intel Xeon. Первые представители этих процессоров имеют рабочие частоты 1,7 ГГц и рассчитаны на использование разъема Socket 603. Первоначально предназначены для рабочих станций высшего и среднего класса с поддержкой двухпроцессорных конфигураций. Поддержку работы Intel Xeon осуществляет чипсет i860, цена которого значительно выше цены i850, используемого совместно с процессорами Pentium 4.
Tanner кодовое наименование Pentium III Xeon. Предназначен, в первую очередь, для High-End серверов. Тактовая частота от 500 МГц, частота системной шины 100 МГц, CSRAM-кэш второго уровня объемом 512, 1024 и 2048 Кбайт работает на частоте процессора. Поддерживается MMX и SSE, кэш-память L1 32 Кбайта.
Cascades кодовое наименование Pentium III Xeon, созданного на базе технологического процесса 0,18 мкм. Является серверным вариантом Coppermine. На чипе содержится кэш L2 256 Кбайт, тактовая частота от 600 МГц, частота шины процессора 133 МГц. Первые варианты работают только в двухпроцессорных конфигурациях и только на частоте системной шины 133 МГц. В конце 2000 года объем кэш-памяти L2 на чипе был увеличен до 2 Мбайт. Финальная тактовая частота 900 МГц для полноценной версии, 1 ГГц для версии с 256 Кбайт L2. Форм-фактор Slot 2.
Pentium 4 следующие после Coppermine принципиально новые IA-32 процессоры Intel для обычных PC. Вместо традиционных GTL+ и AGTL+ используется новая системная шина Quad Pumped 100 МГц, обеспечивающая передачу данных с частотой 400 МГц и передачу адресов с частотой 200 МГц. Кэш-память L1 8 Кбайт, L2 256 Кбайт. В архитектуру введен ряд усовершенствований, направленных на увеличение тактовой частоты и производительности. Введен новый набор инструкций SSE2. Первые модели на основе ядра Willamette с тактовой частотой 1,4-1,5 ГГц выпущены 20 октября 2000 года. Разъем Socket 423. Последняя модель рассчитана на частоту 2 ГГц, после чего ядро Willamette сменяет Northwood.
Willamette наименование первого ядра процессоров Pentium 4, созданных по технологии 0,18 мкм.
Northwood наименование ядра процессоров Pentium 4, созданных по технологии 0,13 мкм; Socket 423 и 478. С внедрением этого ядра происходит окончательный переход на новый форм-фактор Socket 478. Объем кэш-памяти L2 увеличен до 512 Кбайт. Именно этот процессор должен стать основным в ассортименте Intel на долгое время, сменив на этом посту линейку Katmai/Coppermine. Исходная тактовая частота 2ГГц (маркировался как 2A ГГц, чтобы различался от 2 ГГц Willamate), позднее анонса появилась и младшая версия с частотой 1.6 ГГц. В мае 2002 года Northwood стал поддерживать 533 МГц системную шину (133 МГц QPB).
Prescott наследник ядра Northwood, будет изготавливаться по 90 нм технологии, частота FSB=667 MHz (166 MHz QPB), поддержка Hyper-Threading, Socket 478. Анонс ожидается в третьем квартале 2003 года.
Tejas наследник ядра Prescott, возможно, будет переведен на 65 нм техпроцесс. Анонс ожидается в первой половине 2004 года.
Nehalem принципиально новое ядро, в отличие от чипа Prescott улучшенной версии Pentium 4, и последующего за ним чипа Tejas. Nahalem будет производится во второй половине 2004 года по 90 нм техпроцессу, а позднее, в конце 2005 будет переход на 65 нм техпроцесс. Пока что никаких конкретных подробностей об архитектуре ядра Nehalem нет, однако, есть соображения, что чип будет не только поддерживать технологию параллельной обработки данных Hyper-Threading, но также, возможно, будет способен обрабатывать большее число потоков данных. Предположительно, будет поддерживаться новая технология LaGrande (призванная обеспечить повышенную безопасность при перечдаче данных с использованием стойкой аппаратной криптографии).
Сколько транзисторов будет входить в состав процессора Nehalem? Вопрос в настоящее время открыт. Хотя, если следовать закону Мура, Nehalem, выполненный с соблюдением норм 90 нм техпроцесса, будет содержать от 150 млн. до 200 млн. транзисторов. Тактовые частоты к тому времени вполне могут вырасти до 7 8 ГГц.
Foster кодовое наименование ядра и процессоров Pentium 4 в серверном варианте, построенных по идеологии и архитектуре Willamette. Тактовая частота 100 МГц при передаче данных с частотой 400 МГц. Как и в случае с Cascades, объем кэша L2 остался тем же, что у Willamette. Основные отличия Foster от обычных Pentium 4 на ядре Willamette заключаются в поддержке двухпроцессорных конфигураций и использовании разъема Socket 603. Тактовая частота первых процессоров Xeon на ядре Foster начинается от 1,7 ГГц. Основу систем составят чипсеты i860 и GC-HE от ServerWorks. В 2002 г. планируется перевод архитектуры на технологию 0,13 мкм. Тогда же будет выпущена и новая версия Foster, содержащая дополнительный кэш третьего уровня.
Prestonia кодовое наименование ядра и процессоров Pentium 4 в серверном варианте, созданных по технологии 0,13 мкм. Продолжение линейки Xeon. Микроархитектура NetBurst. Разработка ведется на основе ядра Foster, которое и будет заменено этим новым ядром в будущих процессорах Xeon. Основу систем составит специальный чипсет Plumas. Выпуск запланирован на первую половину 2002 года. Частота первых моделей процессора 2,20 ГГц.
Gallatin кодовое наименование ядра и процессоров, 0,13 мкм развитие ядра Foster. Выход запланирован на конец 2002 г.
Merced кодовое наименование ядра и первого процессора архитектуры IA-64, аппаратно совместим с архитектурой IA-32. Включает трехуровневую кэш-память объемом 2-4 Мбайт. Производительность примерно в три раза выше, чем у Tanner. Технология изготовления 0,18 мкм, частота ядра 667 МГц и выше, частота шины 266 МГц. Превосходит Pentium Pro по операциям FPU в 20 раз. Физический интерфейс Slot M. Поддерживает MMX и SSE. Официальное наименование Itanium.
Itanium торговая марка, под которой анонсирован 64-разрядный процессор, ранее известный под кодовым наименованием Merced.
McKinley кодовое наименование ядра и моделей второго поколения процессоров архитектуры IA-64. Тактовая частота ядра процессоров начинается с 1 ГГц. Предполагается, что производительность, по сравнению с Merced, возрастет вдвое, а пропускная способность шины данных, имеющей результирующую частоту 400 МГц, втрое. McKinley будет иметь увеличенные по сравнению с Merced объем кэша второго уровня и скорость работы. Потребляемая мощность составит 150 Вт. Физический интерфейс Slot M. Возможно, будет введена поддержка SSE2.
Itanium 2 торговая марка, под которой анонсирован 64-разрядный процессор, ранее известный под кодовым наименованием McKinley. Itanium 2 работают на частоте 1 ГГц, обладают 3 Мб кэша L3.
Madison преемник McKinley. Планируется к выходу в середине 2003 г. Построен по медной, 0,13 мкм технологии. Тактовые частоты первых процессоров Madison и Deerfield на момент начала поставок составят как минимум, 1,5 ГГц, при этом, как известно, оба чипа будут обладать 6 Мб кэша L3 и будут изготавливаться с нормами 0,13 мкм техпроцесса - впервые для чипов класса Itanium.
Deerfield кодовое наименование ядра и процессоров. Выход ожидается в 2003 году. Производиться будут по медной, 0,13 или 0,1 мкм технологии фирмы Motorola с использованием изоляции с низким числом k и SOI (HiP7). Ядро является преемником Foster. Процессоры рассчитаны на Slot M и позиционируются как недорогие процессоры архитектуры IA-64 для рабочих станций и серверов среднего уровня. Возможно, процессоры, созданные на основе ядра Deerfield, станут high-end процессорами пользовательского рынка. Тактовые частоты первых процессоров Madison и Deerfield на момент начала поставок составят как минимум, 1,5 ГГц, при этом, как известно, оба чипа будут обладать 6 Мб кэша L3 и будут изготавливаться с нормами 0,13 мкм техпроцесса - впервые для чипов класса Itanium.
«enhanced Madison» по последним данным, теперь в роадмэпе появились две новинки так называемый «enhanced Madison» и двухядерный чип Montecito (ранее упоминалось лишь название процессора). Под чипом «enhanced Madison», или Madison 9M, который готовится к выпуску в 2004 году, специалисты компании подразумевают новую версию процессора с расширенным до 9 Мб размером кэша L3.
Montecito двухядерный чип на базе архитектуры IA-64. Об архитектуре процессора Montecito, который увидит свет в 2005 году, пока что толком ничего неизвестно, разве что только тот факт, что он станет первым из семейства Itanium, производимым с соблюдением норм 90 нм техпроцесса. Представители Intel также подчеркнули, что все новые процессоры, которые появятся после Itanium 2, будут иметь ту же базовую корпусную разводку PAC611 и поддерживать те же протоколы шин, что гарантирует преемственность новых поколений серверных систем, как минимум, на два ближайших года.
AMD
K5 первые процессоры AMD, анонсированные в качестве конкурента Pentium. Разъем Socket 7. Подобно Cyrix 6x86, использовали PR-рейтинг с показателями от 75 до 166 МГц. При этом используемая частота системной шины составляла от 50 до 66 МГц. Кэш-память L1 24 Кбайт (16 Кбайт для инструкций и 8 Кбайт для данных). Кэш-память L2 расположена на материнской плате и работает на частоте процессорной шины. К5 степпинг 0 имел кодовое имя "SSA5", а у степпингов 1, 3, 5 было кодовое имя "5k86". Стоит отметить, что до 5k86 существовал процессор AMD 5x86-P75, где P75 это рейтинг, а реальная частота была его была 133 МГц (33 x 4), процессор была рассчитан под Socket 5.
K6 процессоры, анонсированные в качестве конкурента Pentium II. Первые модели производились по технологии 0,35 мкм, в дальнейшем 0,25 мкм (кодовое имя "Little Foot"). Процессоры работали на частоте от 166 до 233 МГц. Были созданы на базе дизайна процессора 686 от приобретенной AMD компании NexGen. По сравнению со своими предшественниками получили модуль MMX, увеличился объем кэша L1 до 64 Кбайт (по 32 Кбайт для инструкций и данных).
K6-2 следующее поколение K6 с кодовым именем "Chomper". Процессор вышел в мае 1998 года, основным усовершенствованием является поддержка дополнительного набора инструкций 3DNow! и частоты системной шины 100 МГц. Кэш-память L1 64 Кбайт (по 32 Кбайт для инструкций и данных), кэш L2 находится на материнской плате и может иметь объем от 512 Кбайт до 2 Мбайт, работая на частоте шины процессора. Первые модели имели частоту ядра 266 МГц.
K6-2+ одни из последних Socket 7 процессоров AMD. И первые Socket 7 процессоры, сделанные с использованием 0,18 мкм техпроцесса.
K6-III (Sharptooth) первые процессоры от AMD, имеющие кэш-память L2, объединенную с ядром. Последние процессоры, сделанные под платформу Socket 7. Фактически, представляют собой просто K6-2 с 256 Кбайт кэш-памятью L2 на чипе, работающей на той же частоте, что и ядро процессора. Кэш-память L1 имеет объем 64 Кбайт (по 32 Кбайт для инструкций и данных), кэш-память L3 находится на материнской плате и может иметь объем от 512 Кбайт до 2 Мбайт, работая на частоте шины процессора. Первые модели, выпущенные в феврале 1999 года, были рассчитаны на 400 и 450 МГц.
Argon кодовое название использованного в K7 ядра.
K7 первые процессоры, архитектура и интерфейс которых отличаются от Intel. Объем кэш-памяти L1 128 Кбайт (по 64 Кбайт для инструкций и данных). Кэш-память L2 512 Кбайт, работающая на 1/2, 2/5 или 1/3 частоты процессора. Процессорная шина Alpha EV-6. Тактовая частота шины 100 МГц с передачей данных при 200 МГц. Поддерживаемые наборы инструкций MMX и расширенный по сравнению с K6-III набор 3DNow!. Форм-фактор Slot A. Получил наименование Athlon. Были выпущены модели 500-1000 МГц. Ядро K75 алюминиевые соединения, K76 медные.
Magnolia кодовое название 1 ГГц Athlon с ядром K76 до его выхода.
Thunderbird наименование ядра процессоров Athlon, выпущенных по технологии 0,18 мкм с использованием технологии медных соединений. На чипе интегрированы 256 Кбайт полноскоростного exclusive кэша L2. В качестве переходного варианта некоторое время выпускался в форм-факторе Slot A. Однако основным форм-фактором является Socket A. Модель с частотой 1,33 ГГц демонстрирует большую производительность на офисных задачах, чем процессор Intel Pentium 4 с частотой 1,7 ГГц. Технологический потенциал ядра Thunderbird предоставляет возможность выпуска изделий с частотой до 1,5 ГГц.
Athlon наименование процессоров, созданных на основе архитектур K7, К75, К76, Thunderbird в вариантах Slot A и Socket A (Socket 462). Высокопроизводительные процессоры, ориентированные на сектор компьютеров High-End.
Athlon XP наименование процессоров, созданных на основе ядра Palomino, Socket A (Socket 462).
Duron наименование линейки процессоров, ориентированных на сектор компьютеров Low-End. Являются конкурентами процессоров Celeron, однако обладают меньшей ценой и большей производительностью при равных рабочих частотах. Построены на варианте ядра Thunderbird с урезанной до 64 Кбайт кэш-памятью L2. Выпускаются только в форм-факторе Socket A.
Spitfire кодовое наименование ядра и процессоров Duron.
Mustang серверный вариант Athlon. Кэш-память L2 1-2 Мбайт, интегрированная в чип процессора. Процессор рассчитан на использование шины 266 МГц и памяти DDR SDRAM. Выпуск отменен.
Corvette кодовое наименование мобильного варианта ядра Mustang. Переименован в Palomino.
Palomino кодовое наименование ядра процессоров Athlon, пришедшего на смену архитектуре Thunderbird. Предполагаются незначительные архитектурные изменения с целью улучшения скоростного потенциала процессора. Например, в составе ядра используются улучшенный блок предсказания ветвлений и аппаратная предварительная выборка из памяти. Процессоры на новом ядре не будут поддерживать SSE2. Информация о том, что конвейер в ядре Palomino будет содержать большее число ступеней, не подтверждается. Palomino будет быстрее, чем Thunderbird, работающий на той же частоте; используя этот факт AMD ввела новый рейтинг на основе разработанной технологии QuantiSpeed, по которому, например 1,733 МГц процессор Athlon XP получил рейтинг 2100+. Socket A останется основным процессорным гнездом еще на 2-3 года, фирма AMD не намерена менять физический интерфейс своих процессоров. Palomino будет работать на материнских платах, поддерживающих шину EV6 с частотой 266 МГц. В производстве процессоров будет использована технология медных соединений. Младшие модели рассчитаны на тактовую частоту ядра 1,533 ГГц и выше.
Morgan кодовое наименование ядра процессоров Duron. Отличается от Palomino не только объемом L2, но и тем, что будет производиться по технологии с использованием алюминиевых соединений.
Thoroughbred улучшенная версия Palomino, созданная по технологии 0,13 мкм. Предполагаемая тактовая частота 2 ГГц. Срок выхода 2002 г.
Appaloosa улучшенная версия Morgan, созданная по технологии 0,13 мкм. Срок выхода 2002 г.
Barton версия Thoroughbred, улучшенная использованием технологии SOI (SOI silicon-on-insulator "кремний-на-изоляторе"). Использование этой технологии позволяет увеличить тактовые частоты приблизительно на 20% и уменьшить при этом энергопотребление.
Hammer семейство 64-разрядных процессоров. В него входят ClawHammer и SledgeHammer. Семейство 64-разрядных процессоров Hammer базируется на архитектуре K7, в которую добавлены 64-разрядные регистры и дополнительные инструкции для работы с этими регистрами, а также новые серверные инструкции. Возможно использование технологии SOI. Решается вопрос о поддержке SSE2.
ClawHammer первый 64-разрядный процессор AMD. В отличие от Itanium, этот процессор будет ориентирован главным образом на 32-разрядные инструкции. Одновременно с его выходом ожидается появление новой шины HyperTransport (Lightning Data Transport LDT), используемой для связи с процессорами и устройствами ввода/вывода. LDT должна стать не заменой, а дополнением к системной шине EV6 или EV7. Обеспечена поддержка до двух процессоров. Предполагаемая скорость 2 ГГц и выше. Технология производства 0,13 мкм, SOI. Срок выхода 2002 г.
SledgeHammer серверный вариант ClawHammer. Обеспечена поддержка до восьми процессоров. Технология производства 0,13 мкм, SOI. Предполагаемый срок выхода 2002 г.
Cyrix
6x86 наименование процессоров Cyrix. Для оценки производительности относительно процессора Pentium использовался P-Rating, показывающий частоту, на которой пришлось бы работать процессору Pentium для достижения такой же производительности. P-Rating 6x86 составлял от 120 до 200 МГц. Кэш первого уровня 16 Кбайт. Частота шины процессора от 50 до 75 МГц. Разъем Socket 5 и Socket 7.
M1 то же, что и 6x86.
MediaGX ответвление в семействе процессоров Cyrix. Первый процессор, сделанный по идеологии PC-on-a-chip. К ядру 5х86 были добавлены контроллеры памяти и PCI, в чип интегрирован видеоускоритель с кадровым буфером в основной памяти PC. В последних моделях используется ядро 6x86. В чипе-компаньоне реализован мост PCI-ISA и интегрирован звук. PR-рейтинг от 180 до 233 МГц, кэш-память L1 16 Кбайт. Производился по техпроцессу 0,5 мкм.
6x86MX переработанный с целью достижения большей производительности вариант 6x86. Кэш-память L1 до 64 Кбайт. В состав архитектуры ядра был добавлен блок MMX. Появилась поддержка раздельного питания. Частота шины процессора от 60 до 75 МГц. PR-рейтинг от 166 до 266 МГц. Процессоры 6х86MX делала и компания IBM. Их изделия 6х86MX имели рейтинг от 166 до 333 и были рассчитаны на частоту шину 66, 75, 83 МГц. Позднее, по маркетинговым соображениям, Cyrix переименовал свои процессоры в MII, а IBM до конца сотрудничества продавала их под маркой 6x86MX.
MII последний процессор Cyrix, начал производиться в марте 1998 года. Кэш-память L1 64 Кбайт (единый), L2, как обычно для Socket 7, находится на материнской плате и имеет объем от 512 Кбайт до 2 Мбайт, работая на частоте системной шины. Поддерживаемые наборы инструкций MMX. Использует PR-рейтинг. При производстве применялся техпроцесс 0,25 мкм.
Cayenne кодовое наименование ядра, используемого в Gobi и MediaPC.
Gobi (MII+) процессор, рассчитанный на платформу Socket 370. Поддерживаемые наборы инструкций MMX, 3D Now!. Значительно переработан блок операций с числами с плавающей запятой. Кэш-память L1 64 Кбайт, кэш-память L2 256 Кбайт на чипе, работающие на полной частоте ядра процессора.
Rise
mP6 первые процессоры компании Rise. Предназначены для ноутбуков, использующих Socket 7. Отличаются очень малым тепловыделением. Кэш-память L1 16 Кбайт (по 8 Кбайт для данных и инструкций), L2 от 512 Кбайт до 2 Мбайт, расположена на материнской плате, работает на частоте шины процессора. Поддерживается дополнительный набор инструкций MMX. При оценке производительности своих процессоров Rise, как и Cyrix, использует PR-рейтинг, составляющий от 166 до 366 МГц.
mP6 II процессоры, отличающиеся от своих предшественников mP6 тем, что в чип интегрирована кэш-память L2 объемом 256 Кбайт. Была обещана поддержка SSE, производительность от PR-200 и выше. Однако в августе 1999 было объявлено об отмене планов по выходу процессора из-за значительного удорожания после добавления L2 в чип.
Tiger mP6 II для платформы Socket 370. Кэш-память L1 16 Кбайт, L2 256 Кбайт, работающая на тактовой частоте ядра процессора. Выпуск отменен.
Centaur
Winchip С6 процессоры, ориентированные на дешевые ПК. По производительности уступают своим конкурентам. Шина 60, 66, 75 МГц, платформа Socket 7. Технология 0,35 мкм. Процессоры поддерживают набор инструкций MMX. Вышел в октябре 1997 г., работал на частотах от 180 до 240 МГц.
Winchip-2 процессоры, производимые по техпроцессу 0,25 мкм. Кэш-память L1 64 Кбайт (по 32 Кбайт для инструкций и данных), кэш-память L2 512-2048 Кбайт находится на материнской плате. Процессорами поддерживаются наборы инструкций MMX и 3DNow!. Платформа Socket 7. От Winchip С6 отличаются значительно ускорившейся работой с числами с плавающей запятой. Появилась поддержка частоты системной шины 100 МГц. Первый процессор появился в ноябре 1998 года, частоты от 200 до 300 МГц.
Winchip-2A процессоры Winchip-2 с исправленной ошибкой в реализации 3DNow!.
Winchip-3 процессоры с кэш-памятью L1 объемом 64 Кбайт (по 32 Кбайт для инструкций и данных) и кэш-памятью L2 объемом 128 Кбайт на чипе, работающей на частоте ядра процессора. Кэш-память L3 512-2048 Кбайт, расположена на материнской плате. Планировались к выходу в первой половине 1999 г. с частотой 300 МГц и выше. В связи с покупкой Centaur фирмой VIA выход процессоров был отменен.
Winchip-4 процессоры, выпуск которых планировался в конце 1999 г. Частоты 400-500 МГц, а при переходе на 0,18 мкм техпроцесс 500-700 МГц.
VIA
Samuel кодовое наименование процессоров и ядра. Основой послужило ядро Winchip-4, доставшееся VIA в наследство от Centaur. Работают на частотах 500-700 МГц. Производятся National Semiconductors и TSMC с использованием 0,18 мкм техпроцесса. Процессоры используют набор SIMD 3D Now!. Форм-фактор Socket-370. Кэш-память L1 128 Кбайт. Получили наименование Cyrix III. Тактовая частота ядра 500-667 МГц.
C5A то же, что и Samuel.
Samuel 2 кодовое наименование процессоров и ядра, разработанных группой Centaur. Кэш-память L2 объемом 64 Кбайт. Тактовая частота ядра 667-800+ МГц. Частота шины процессора 100/133 МГц, форм-фактор Socket 370.
C5B то же, что и Samuel 2.
Matthew кодовое наименование интегрированных процессоров. Имеют в своем составе ядро Samuel2 с интегрированным видео и компонентами North Bridge.
Ezra кодовое наименование процессоров и ядра. Совместная разработка групп Cyrix и Centaur. Первое действительно новое ядро VIA. Процессоры с поддержкой SSE. Кэш-память L1 128 Кбайт, кэш-память L2 64 Кбайта. Технология 0,15 мкм c переходом на 0,13 мкм. Тактовая частота ядра 750 МГц с последующим ростом выше 1 ГГц. TSMC подтвердила информацию о том, что она изготовила процессор Ezra с частотой 1 ГГц.
C5C то же, что и Ezra.
Ezra-T кодовое наименование процессоров и ядра. Совместимость по уровню сигналов с Tualatin, что позволяет их использовать в материнских платах с чипсетами, созданными под Tualatin. Технологический процесс 0,13 мкм, алюминиевые соединения. Кэш память L1 128 Кбайт, L2 64 Кбайт. Имеют меньшее, по сравнению с Ezra, энергопотребление. Поддержка MMX, 3D Now!. Тактовая частота ядра от 800 МГц (6х133 МГц). Выпуск запланирован на конец 2001 г.
Nehemiah кодовое наименование процессоров и ядра. Рассчитаны на работу при частотах 1,2+ ГГц. Кэш-память L1 128 Кбайт, кэш-память L2 256 Кбайт. Будут поддерживать инструкции Streaming SIMD Extensions (SSE) и 3DNow!. Конвейер в 17 стадий, напряжение питания ядра 1,2 В, техпроцесс 0,13 мкм с использованием медных соединений, площадь кристалла 72 кв. мм. Выход запланирован на 2002 г.
C5X то же, что и Nehemiah.
Esther кодовое наименование процессоров и ядра. Кэш-память L1 128 Кбайт, L2 256 Кбайт. Конвейер 17 ступеней. Тактовая частота ядра 2 ГГц. Запланирован на вторую половину 2002 года.
C5Y то же, что и Esther.
SiS
550 базовая модель процессоров серии 550. Основой послужило ядро mP6 от Rise с интегрированным видео и компонентами чипсета.
551 модель процессора, созданная на основе SiS 550, с поддержкой флеш-карт и шифрования.
552 модель процессора, созданная на основе SiS 551, с поддержкой аудио- и видеозахвата.
Transmeta
Crusoe линейка процессоров, ориентированных на мобильные системы. Состоит из моделей TM3200 (L2=0), TM5400 (L2=256 Кбайт), TM5500 (L2=256 Кбайт), TM5600 (L2=512 Кбайт), TM5800 (L2=512 Кбайт), имеющих в своем составе интегрированные компоненты North Bridge. Характеризуются низким энергопотреблением.
Astro кодовое имя высокопроизводительных процессоров со сверхнизким уровнем энергопотребления. Рабочая частота достигнет 1,4 ГГц при 0,5 Вт. В основе 256-разрядная архитектура. Выпуск моделей запланирован на 2002 г.
Compaq
Alpha EV68 кодовое имя высокопроизводительных процессоров с архитектурой, отличной от традиционной х86. Техпроцесс 0,18 мкм. Базируется на ядре Alpha EV6. Более 15 млн. транзисторов. Модель 1 ГГц объявлена в 2001 г.
Alpha EV7 кодовое имя высокопроизводительных процессоров. Техпроцесс 0,18 мкм с использованием медных соединений. Базируется на ядре Alpha EV6. Более 100 млн. транзисторов, напряжение питания ядра 1,5 В, мощность тепловыделения 100 Вт, частота 1,2-1,3 ГГц, до 1,75 Мбайт L2, корпус с 1439 контактами. Возможно использование интегрированного контроллера памяти. Выпуск моделей запланирован на 2002 г. В связи с покупкой фирмой Intel в 2001 г. подразделений, патентов и технологий, связанных с процессорами Alpha EVxx, процессоры Alpha EV7 или Alpha EV8, возможно, будут последними разработками этого направления.
Alpha EV8 кодовое имя высокопроизводительных процессоров с архитектурой, отличной от традиционной х86. Техпроцесс 0,13 мкм с использованием SOI. Более 250 млн. транзисторов, суперскалярное ядро (до 8 инструкций за 1 такт), мощность тепловыделения 150 Вт, частота от 1,4 ГГц, кэш L2 будет составлять ориентировочно 2 Мбайт, корпус с 1800 контактами. Выпуск моделей запланирован на 2004 г. Возможно, последняя разработка этого направления.
Alpha EV9 кодовое имя высокопроизводительных процессоров с архитектурой, отличной от традиционной х86. Техпроцесс 0,10 мкм, 500 млн. транзисторов, частота 2-3 ГГц. Выпуск моделей был запланирован на 2006 г.
Alpha EV10 кодовое имя высокопроизводительных процессоров с архитектурой, отличной от традиционной х86. Техпроцесс 0,07 мкм, 1,5 млрд транзисторов, частота 3-4 ГГц. Выпуск моделей был запланирован на 2008 г.
QuickBlade серверная архитектура со сверхвысокой плотностью монтажа. В основе данной архитектуры запланировано использование процессоров Intel со сверхнизким напряжением питания.
При подготовке статьи были использованы материалы книги "Устройство мультимедийного компьютера" СПб: Питер, 2001, 512 с. (Серия "Анатомия ПК")